Basics of VLSI Design 7

Giấy phép: Miễn phí ‎Kích cỡ tệp: N/A
‎Xếp hạng người dùng: 0.0/5 - ‎0 ‎Phiếu

Ứng dụng này là một cuốn sổ tay miễn phí hoàn chỉnh của VLSI với sơ đồ và đồ thị. Nó là một phần của điện tử & giáo dục kỹ thuật truyền thông mang lại các chủ đề quan trọng, ghi chú, tin tức & blog về chủ đề này. Tải xuống Ứng dụng dưới dạng hướng dẫn tham khảo nhanh & ebook về chủ đề kỹ thuật điện tử và truyền thông này. Ứng dụng này bao gồm hơn 90 chủ đề của VLSI Design một cách chi tiết. Các chủ đề này được chia thành 5 đơn vị. Bạn có thể rất dễ dàng vượt qua và thành công trong các kỳ thi hoặc phỏng vấn của bạn, ứng dụng cung cấp sửa đổi nhanh chóng và tham khảo các chủ đề như một thẻ flash chi tiết. Mỗi chủ đề được hoàn thành với sơ đồ, phương trình và các hình thức khác của đại diện đồ họa cho sự hiểu biết dễ hiểu. Một số chủ đề được đề cập trong ứng dụng này là: 1. Ký ức bán dẫn: Giới thiệu và các loại 2. Chỉ đọc bộ nhớ (ROM) 3. Ba tế bào DRAM bóng bán dẫn 4. Một bóng bán dẫn DRAM Cell 5. Bộ nhớ flash 6. Mạch logic CMOS công suất thấp: Giới thiệu 7. Thiết kế biến tần CMOS 8. Mos Biến tần: giới thiệu về các đặc tính chuyển mạch 9. Kỹ thuật dựa trên quét 10. Kỹ thuật tự kiểm tra tích hợp (BIST) 11. Triển vọng lịch sử của VLSI Design : Định luật Moore 12. Phân loại các loại mạch kỹ thuật số CMOS 13. Một ví dụ thiết kế mạch 14. Phương pháp thiết kế VLSI 15. Dòng chảy thiết kế VLSI 16. Hệ thống phân cấp thiết kế 17. Khái niệm về tính đều đặn, mô đun và địa phương 18. Chế tạo CMOS 19. Quy trình chế tạo: Các bước cơ bản 20. Chế tạo bóng bán dẫn nMOS 21. CMOS chế tạo: quá trình p-well 22. CMOS chế tạo: n-well quá trình 23. Chế tạo CMOS: quá trình bồn tắm đôi 24. Thanh sơ đồ và thiết kế bố trí mặt nạ 25. Bóng bán dẫn MOS : cấu trúc vật lý 26. Hệ thống MOS dưới sự thiên vị bên ngoài 27. Cấu trúc và hoạt động của MOSFET 28. Điện áp ngưỡng 29. Đặc điểm điện áp dòng điện của MOSFET 30. Mosfet mở rộng quy mô 31. Ảnh hưởng của việc mở rộng quy mô 32. Hiệu ứng hình học nhỏ 33. Điện dung MOS 34. Biến tần MOS 35. Đặc tính truyền điện áp (VTC) của biến tần MOS 36. Biến tần có tải MOSFET loại n 37. Biến tần tải điện trở 38. Thiết kế biến tần tải trọng cạn kiệt 39. Biến tần CMOS 40. Định nghĩa thời gian trễ 41. Tính toán thời gian trễ 42. Thiết kế biến tần với hạn chế độ trễ : Ví dụ 43. Mạch logic MOS kết hợp: giới thiệu 44. Mạch logic MOS với tải nMOS cạn kiệt: Cổng NOR hai đầu vào 45. Mos Logic Mạch với cạn kiệt nMOS Tải: Cấu trúc NOR tổng quát với nhiều đầu vào 46. Mos Logic Mạch với cạn kiệt nMOS Tải: Phân tích thoáng qua của cổng NOR 47. Mạch logic MOS với tải nMOS cạn kiệt: Cổng NAND hai đầu vào 48. Mạch logic MOS với tải nMOS cạn kiệt: Cấu trúc NAND tổng quát với nhiều đầu vào 49. Mạch logic MOS với tải nMOS cạn kiệt: Phân tích thoáng qua cổng NAND 50. Mạch logic CMOS: CỔNG NOR2 (hai đầu vào NOR) 51. Cổng CMOS NAND2 (hai đầu vào NAND) 52. Bố trí các cổng logic CMOS đơn giản 53. Mạch logic phức tạp 54. Cổng logic CMOS phức tạp 55. Bố trí các cổng logic CMOS phức tạp 56. Cổng AOI và OAI 57. Cổng pseudo-nMOS 58. CMOS Full-Adder Mạch & mang thêm gợn sóng 59. Cổng truyền dẫn CMOS (Cổng vượt qua) 60. Bổ sung Pass-Transistor Logic (CPL) 61. Mạch logic MOS tuần tự: Giới thiệu 62. Hành vi của các yếu tố Bistable 63. Mạch chốt SR 64. Chốt SR tốc độ 65. Chốt JK tốc độ 66. Master-Slave Flip-Flop (Thạc sĩ-Nô lệ Flip-Flop) 67. CMOS D-Latch và Edge-Triggered Flip-Flop 68. Mạch logic động: Giới thiệu 69. Nguyên tắc cơ bản của mạch bóng bán dẫn vượt qua

lịch sử phiên bản

  • Phiên bản 5.1 đăng trên 2016-07-18
    Đẹp ứng dụng logo và sửa lỗi.

Chi tiết chương trình